- 猜你喜欢
- 视频介绍
- 分集列表
- 视频下载
本视频来自麻省理工学院公开课《计算机组成原理》总共164讲。本视频是计算机学科相关专业的核心基础课,重点讲授计算机硬件系统的组成结构、工作原理和设计方法。注重培养学习者计算机硬件系统的分析和设计能力,让你的学习如虎添翼。在B站也能看国外知名大学的课程! 喜欢视频记得三连支持,你的支持是我更新最大的动力!
- 【第一部分】什么是信息?
- 【第一部分】量化信息
- 【第一部分】熵
- 【第一部分】编码
- 【第一部分】固定长度编码
- 【第一部分】签名整数:2的补
- 【第一部分】可变长度编码
- 【第一部分】霍夫曼的算法
- 【第一部分】检错和纠错
- 【第一部分】纠错
- 【第一部分】例题:2的补加
- 【第一部分】例题:二进制补码表示
- 【第一部分】例题:霍夫曼编码
- 【第一部分】例题:纠错
- 【第一部分】例题:量化信息
- 【第一部分】信息的具体编码
- 【第一部分】模拟信号
- 【第一部分】使用数字电压
- 【第一部分】组合型设备
- 【第一部分】处理噪音
- 【第一部分】电压传输特性
- 【第一部分】实施例VTC
- 【第一部分】例题:静态规范
- 【第一部分】 MOSFET:物理视图
- 【第一部分】MOSFET:电气查看
- 【第一部分】 CMOS食谱
- 【第一部分】除了逆变器
- 【第一部分】 CMOS盖茨
- 【第一部分】 CMOS时机
- 【第一部分】宽松门
- 【第一部分】例题:CMOS功能
- 【第一部分】产品的总和
- 【第一部分】常用逻辑门
- 【第一部分】反相逻辑
- 【第一部分】逻辑简化
- 【第一部分】卡诺图
- 【第一部分】多路复用器
- 【第一部分】只读存储器
- 【第一部分】例题:活门,布尔逻辑
- 【第一部分】例题:卡诺图
- 【第一部分】例题:真值表
- 【第一部分】例题:组合逻辑时序
- 【第一部分】数字状态
- 【第一部分】 d锁存
- 【第一部分】 d注册
- 【第一部分】 d注册计时
- 【第一部分】时序电路时序
- 【第一部分】实施例的时序
- 【第一部分】实施例1
- 【第一部分】实施例2
- 【第一部分】有限状态机
- 【第一部分】状态转移图
- 【第一部分】 FSM国
- 【第一部分】实施例Roboant
- 【第一部分】等价状态;履行
- 【第一部分】同步和亚稳态
- 【第一部分】例题:FSM实现
- 【第一部分】例题:FSM状态和转移
- 【第一部分】延迟和吞吐量
- 【第一部分】管线电路
- 【第一部分】流水线方法
- 【第一部分】线路交织
- 【第一部分】自定时电路
- 【第一部分】控制结构
- 【第一部分】例题:流水线
- 【第一部分】例题:流水线2
- 【第一部分】功耗
- 【第一部分】进位选择加法器
- 【第一部分】先行进位加法器
- 【第一部分】二进制乘法
- 【第一部分】乘数权衡
- 【第一部分】第1部分的总结
- 【第二部分】数据路径和有限状态机
- 【第二部分】信号量实现
- 【第二部分】可编程的数据路径
- 【第二部分】点至点通信
- 【第二部分】冯·诺依曼模型
- 【第二部分】通信拓扑
- 【第二部分】存储
- 【第二部分】ALU指令
- 【第二部分】常数操作
- 【第二部分】内存访问
- 【第二部分】分行
- 【第二部分】跳
- 【第二部分】例题:可编程架构
- 【第二部分】简介汇编语言
- 【第二部分】符号和标签
- 【第二部分】指令宏
- 【第二部分】部件的总结
- 【第二部分】计算模式
- 【第二部分】可计算性,普遍性
- 【第二部分】不可计算函数
- 【第二部分】例题:Beta组装
- 【第二部分】解释和编译
- 【第二部分】编译表达式
- 【第二部分】堆栈帧组织
- 【第二部分】编译程序
- 【第二部分】堆栈侦探
- 【第二部分】例题:过程和堆栈
- 【第二部分】积木
- 【第二部分】ALU指令
- 【第二部分】装载和存储
- 【第二部分】转移和跳转
- 【第二部分】例外
- 【第二部分】摘要
- 【第二部分】例题:测试控制信号
- 【第二部分】例题:一个更好的测试版
- 【第二部分】内存技术
- 【第二部分】SRAM
- 【第二部分】 DRAM
- 【第二部分】非易失性存储;使用层次
- 【第二部分】局部性原理
- 【第二部分】缓存
- 【第二部分】直接映射缓存
- 【第二部分】块大小;缓存冲突
- 【第二部分】相联高速缓存
- 【第二部分】写入策略
- 【第二部分】例题:缓存
- 【第二部分】例题:缓存的好处
- 【第二部分】测试提高性能
- 【第二部分】基本5级流水线
- 【第二部分】数据冒险
- 【第二部分】控制危害
- 【第二部分】异常和中断
- 【第二部分】流水线摘要
- 【第二部分】例题:垃圾场测试版
- 【第二部分】例题:流水线Beta
- 【第二部分】更加存储器层次结构
- 【第二部分】虚拟内存的基本知识
- 【第二部分】页面错误
- 【第二部分】构建MMU
- 【第二部分】上下文
- 【第二部分】MMU改进
- 【第二部分】例题:虚拟内存
- 【第二部分】回顾:虚拟内存
- 【第二部分】进程
- 【第二部分】分时
- 【第二部分】处理非法指令
- 【第二部分】超级用户调用
- 【第二部分】例题:操作系统
- 【第二部分】OS设备处理程序
- 【第二部分】服务用于输入输出
- 【第二部分】实施例:匹配处理程序与OS
- 【第二部分】实时
- 【第二部分】弱优先
- 【第二部分】优先级强
- 【第二部分】示例:在行动重点!
- 【第二部分】例题:设备和中断
- 【第二部分】进程间通信
- 【第二部分】信号灯
- 【第二部分】原子事务
- 【第二部分】死锁
- 【第二部分】例题:信号
- 【第二部分】系统级接口
- 【第二部分】电线
- 【第二部分】总线
- 【第二部分】系统级互连
- 【第二部分】指令级并行
- 【第二部分】数据级并行
- 【第二部分】线程级并行
- 【第二部分】共享内存和高速缓存
- 【第二部分】 Cache一致性
- 【第二部分】第二部分总结
- 【第二部分】教学运算结构与克里斯托弗·特曼访谈
- 【第一部分】什么是信息?
- 【第一部分】量化信息
- 【第一部分】熵
- 【第一部分】编码
- 【第一部分】固定长度编码
- 【第一部分】签名整数:2的补
- 【第一部分】可变长度编码
- 【第一部分】霍夫曼的算法
- 【第一部分】检错和纠错
- 【第一部分】纠错
- 【第一部分】例题:2的补加
- 【第一部分】例题:二进制补码表示
- 【第一部分】例题:霍夫曼编码
- 【第一部分】例题:纠错
- 【第一部分】例题:量化信息
- 【第一部分】信息的具体编码
- 【第一部分】模拟信号
- 【第一部分】使用数字电压
- 【第一部分】组合型设备
- 【第一部分】处理噪音
- 【第一部分】电压传输特性
- 【第一部分】实施例VTC
- 【第一部分】例题:静态规范
- 【第一部分】 MOSFET:物理视图
- 【第一部分】MOSFET:电气查看
- 【第一部分】 CMOS食谱
- 【第一部分】除了逆变器
- 【第一部分】 CMOS盖茨
- 【第一部分】 CMOS时机
- 【第一部分】宽松门
- 【第一部分】例题:CMOS功能
- 【第一部分】产品的总和
- 【第一部分】常用逻辑门
- 【第一部分】反相逻辑
- 【第一部分】逻辑简化
- 【第一部分】卡诺图
- 【第一部分】多路复用器
- 【第一部分】只读存储器
- 【第一部分】例题:活门,布尔逻辑
- 【第一部分】例题:卡诺图
- 【第一部分】例题:真值表
- 【第一部分】例题:组合逻辑时序
- 【第一部分】数字状态
- 【第一部分】 d锁存
- 【第一部分】 d注册
- 【第一部分】 d注册计时
- 【第一部分】时序电路时序
- 【第一部分】实施例的时序
- 【第一部分】实施例1
- 【第一部分】实施例2
- 【第一部分】有限状态机
- 【第一部分】状态转移图
- 【第一部分】 FSM国
- 【第一部分】实施例Roboant
- 【第一部分】等价状态;履行
- 【第一部分】同步和亚稳态
- 【第一部分】例题:FSM实现
- 【第一部分】例题:FSM状态和转移
- 【第一部分】延迟和吞吐量
- 【第一部分】管线电路
- 【第一部分】流水线方法
- 【第一部分】线路交织
- 【第一部分】自定时电路
- 【第一部分】控制结构
- 【第一部分】例题:流水线
- 【第一部分】例题:流水线2
- 【第一部分】功耗
- 【第一部分】进位选择加法器
- 【第一部分】先行进位加法器
- 【第一部分】二进制乘法
- 【第一部分】乘数权衡
- 【第一部分】第1部分的总结
- 【第二部分】数据路径和有限状态机
- 【第二部分】信号量实现
- 【第二部分】可编程的数据路径
- 【第二部分】点至点通信
- 【第二部分】冯·诺依曼模型
- 【第二部分】通信拓扑
- 【第二部分】存储
- 【第二部分】ALU指令
- 【第二部分】常数操作
- 【第二部分】内存访问
- 【第二部分】分行
- 【第二部分】跳
- 【第二部分】例题:可编程架构
- 【第二部分】简介汇编语言
- 【第二部分】符号和标签
- 【第二部分】指令宏
- 【第二部分】部件的总结
- 【第二部分】计算模式
- 【第二部分】可计算性,普遍性
- 【第二部分】不可计算函数
- 【第二部分】例题:Beta组装
- 【第二部分】解释和编译
- 【第二部分】编译表达式
- 【第二部分】堆栈帧组织
- 【第二部分】编译程序
- 【第二部分】堆栈侦探
- 【第二部分】例题:过程和堆栈
- 【第二部分】积木
- 【第二部分】ALU指令
- 【第二部分】装载和存储
- 【第二部分】转移和跳转
- 【第二部分】例外
- 【第二部分】摘要
- 【第二部分】例题:测试控制信号
- 【第二部分】例题:一个更好的测试版
- 【第二部分】内存技术
- 【第二部分】SRAM
- 【第二部分】 DRAM
- 【第二部分】非易失性存储;使用层次
- 【第二部分】局部性原理
- 【第二部分】缓存
- 【第二部分】直接映射缓存
- 【第二部分】块大小;缓存冲突
- 【第二部分】相联高速缓存
- 【第二部分】写入策略
- 【第二部分】例题:缓存
- 【第二部分】例题:缓存的好处
- 【第二部分】测试提高性能
- 【第二部分】基本5级流水线
- 【第二部分】数据冒险
- 【第二部分】控制危害
- 【第二部分】异常和中断
- 【第二部分】流水线摘要
- 【第二部分】例题:垃圾场测试版
- 【第二部分】例题:流水线Beta
- 【第二部分】更加存储器层次结构
- 【第二部分】虚拟内存的基本知识
- 【第二部分】页面错误
- 【第二部分】构建MMU
- 【第二部分】上下文
- 【第二部分】MMU改进
- 【第二部分】例题:虚拟内存
- 【第二部分】回顾:虚拟内存
- 【第二部分】进程
- 【第二部分】分时
- 【第二部分】处理非法指令
- 【第二部分】超级用户调用
- 【第二部分】例题:操作系统
- 【第二部分】OS设备处理程序
- 【第二部分】服务用于输入输出
- 【第二部分】实施例:匹配处理程序与OS
- 【第二部分】实时
- 【第二部分】弱优先
- 【第二部分】优先级强
- 【第二部分】示例:在行动重点!
- 【第二部分】例题:设备和中断
- 【第二部分】进程间通信
- 【第二部分】信号灯
- 【第二部分】原子事务
- 【第二部分】死锁
- 【第二部分】例题:信号
- 【第二部分】系统级接口
- 【第二部分】电线
- 【第二部分】总线
- 【第二部分】系统级互连
- 【第二部分】指令级并行
- 【第二部分】数据级并行
- 【第二部分】线程级并行
- 【第二部分】共享内存和高速缓存
- 【第二部分】 Cache一致性
- 【第二部分】第二部分总结
- 【第二部分】教学运算结构与克里斯托弗·特曼访谈